<thead id="fflbj"><font id="fflbj"><cite id="fflbj"></cite></font></thead>
    <progress id="fflbj"><thead id="fflbj"><font id="fflbj"></font></thead></progress>

             

             

             

             
              IC培訓
               
             
             
               班級規模及環境--熱線:4008699035 手機:15921673576( 微信同號)
                   每期人數限3到5人。
               上課時間和地點
            上課地點:【上?!浚和瑵髮W(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山學院/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈 【廣州分部】:廣糧大廈 【西安分部】:協同大廈
            最近開課時間(周末班/連續班/晚班):2020年6月15日
               實驗設備
                 ☆資深工程師授課
                    
                    ☆注重質量 ☆邊講邊練

                    ☆合格學員免費推薦工作
                    ★實驗設備請點擊這兒查看★
               質量保障

                    1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
                    2、培訓結束后,授課老師留給學員聯系方式,保障培訓效果,免費提供課后技術支持。
                    3、培訓合格學員可享受免費推薦就業機會。

            課程大綱
             
            1. Synopsys SystemVerilog驗證培訓
              課程描述:
              第一階段 SystemVerilog Assertions培訓
            2. COURSE OUTLINE
              * Introduction to assertions
              * SVA checker library
              * Use Model and debug flow using DVE
              * Basic SVA constructs
              * Temporal behavior, Data Consistency
              * Coverage, Coding Guidelines
            3. 第二階段 SystemVerilog Testbench
            4. Overview
            5. In this intensive, three-day course, you will learn the key features and benefits of the SystemVerilog testbench language and its use in VCS.
              This course is a hands-on workshop that reinforces the verification concepts taught in lecture through a series of labs. At the end of this class, students should have the skills required to write an object-oriented SystemVerilog testbench to verify a device under test with coverage-driven constrained-random stimulus using VCS.
              Students will first learn how to develop an interface between the SystemVerilog test program and the Device Under Test (DUT). Next the workshop will explain how the intuitive object-oriented technology in SystemVerilog testbench can simplify verification problems. Randomization of data is covered to show how different scenarios for testing may be created. This course concludes with an in-depth discussion of functional coverage including a uniform, measurable definition of functionality and the SystemVerilog constructs that allow you to assess the percentage of functionality covered, both dynamically and through the use of generated reports.
              To reinforce the lecture and accelerate mastery of the material, each student will complete a challenging test suite for real-world, system-based design.
              Objectives
              At the end of this workshop the student should be able to:
              Build a SystemVerilog verification environment
              Define testbench components using object-oriented programing.
              Develop a stimulus generator to create constrained random test stimulus
              Develop device driver routines to drive DUT input with stimulus from generator
              Develop device monitor routines to sample DUT output
              Develop self-check routines to verify correctness of DUT output
              Abstract DUT stimulus as data objects
              Execute device drivers, monitors and self-checking routines concurrently
              Communicate among concurrent routines using events, semaphores and mailboxes
              Develop functional coverage to measure completeness of test
              Use SystemVerilog Packages
              Course Outline
              Uunit 1
              The Device Under Test
              SystemVerilog Verification Environment
              SystemVerilog Testbench Language Basics
              Driving and Sampling DUT Signals
              Uunit 2
              Managing Concurrency in SystemVerilog
              Object Oriented Programming: Encapsulation
              Object Oriented Programming: Randomization
              Uunit 3
              Object Oriented Programming: Inheritance
              Inter-Thread Communications
              Functional Coverage
              SystemVerilog UVM preview
            6. 第三階段 Synopsys SystemVerilog VMM培訓
            7. SystemVerilog Verification Using VMM Methodology
              OVERVIEW
              In this hands-on workshop, you will learn how to develop a VMM SystemVerilog test environment structure which can implement a number of different test cases with minimal modification. Within this VMM environment structure, you will develop stimulus factories, check and coverage callbacks, message loggers, transactor managers, and data flow managers. Once the VMM environment has been created, you will learn how to easily add extensions for more test cases.
              After completing the course, you should have developed the skills to write a coverage-driven random stimulus based VMM testbench that is robust, re-useable and scaleable.
              OBJECTIVES
              At the end of the course you should be able to:
              Develop an VMM environment class in SystemVerilog
              Implement and manage message loggers for printing to terminal or file
              Build a random stimulus generation factory
              Build and manage stimulus transaction channels
              Build and manage stimulus transactors
              Implement checkers using VMM callback methods
              Implement functional coverage using VMM callback methods
              COURSE OUTLINE
              Unit 1
              SystemVerilog class inheritance review
              VMM Environment
              Message Service
              Data model
              Unit 2
              Stimulus Generator/Factory
              Check & Coverage
              Transactor Implementation
              Data Flow Control
              Scenario Generator
              Recommendations
            8. 第四階段 SystemVerilog Verification using UVM
              Overview
              In this hands-on workshop, you will learn how to develop a UVM 1.1 SystemVerilog testbench environment which enables efficient testcase development. Within this UVM 1.1 environment, you will develop stimulus sequencer, driver, monitor, scoreboard and functional coverage. Once the UVM 1.1 environment has been created, you will learn how to easily manage and modify the environment for individual testcases.
              Objectives
              At the end of this workshop the student should be able to:
              Develop UVM 1.1 tests
              Implement and manage report messages for printing to terminal or file
              Create random stimulus and sequences
              Build and manage stimulus sequencers, drivers and monitors
              Create configurable agents containing sequencer, driver and monitor for re-use
              Create and manage configurable environments including agents, scoreboards, TLM ports and functional coverage objects
              Implement a collection of testcases each targeting a corner case of interest
              Create an abstraction of DUT registers and manage these registers during test, including functional coverage and self-test
              Audience Profile
              Design or Verification engineers who develop SystemVerilog testbenches using UVM 1.1 base classes.
              Prerequisites
              To benefit the most from the material presented in this workshop, students should have completed the SystemVerilog Testbench workshop.
              Course Outline
              Unit 1
              SystemVerilog OOP Inheritance Review
              Polymophism
              Singleton Class
              Singleton Object
              Proxy Class
              Factory Class
              UVM Overview
              Key Concepts in UVM: Agent, Environment and Tests
              Implement UVM Testbenches for Re-Use across Projects
              Code, Compile and Run UVM Tests
              Inner Workings of UVM Simulation including Phasing
              Implement and Manage User Report Messages
              Modeling Stimulus (Transactions)
              Transaction Property Implementation Guidelines
              Transaction Constraint Guidelines
              Transaction Method Automation Macros
              User Transactiom Method Customization
              Implement Tests to Control Transaction Constraints
              Creating Stimulus Sequences
              Sequence Execution Protocol
              Using UVM Macros to create and manage Stimulus
              Implementing User Sequences
              Implicitly Execute Sequences Through Configuration in Environment
              Explicitly Execute Sequences in Test
              Control Sequences through Configuration
              Unit 2
              Component Configuration and Factory
              Establish and Query Component Parent-Child Relationships
              Set Up Component Virtual SystemVerilog Interfaces with uvm_config_db
              Constructing Components and Transactions with UVM Factory
              Implement Tests to Configure Components
              Implement Tests to Override Components with Modified Behavior
              TLM Communications
              TLM Push, Pull and Fifo Modes
              TLM Analysis Ports
              TLM Pass-Through Ports
              TLM 2.0 Blocking and Non-Blocking Transport Sockets
              DVE Waveform Debugging with Recorded UVM Transactions
              Scoreboard & Coverage
              Implement scoreboard with UVM In-Order Class Comparator
              Implement scoreboard UVM Algorithmic Comparator
              Implement Out-Of-Order Scoreboard
              Implement Configuration/Stimulus/Correctness Coverage
              UVM Callback
              Create User Callback Hooks in Component Methods
              Implement Error Injection with User Defined Callbacks
              Implement Component Functional Coverage with User Defined Callbacks
              Review Default Callbacks in UVM Base Class
              Unit 3
              Virtual Sequence/Sequencer
              Disable Selected Sequencer in Agents through the Sequencer抯 揹efault? Configuration Field
              Implement Virtual Sequence and Sequencer to Manager Sequence Execution within Different Agents
              Implement uvm_event for Synchronization of Execution among Sequences in the Virtual Sequence
              Implement Grab and Ungrab in Sequences for exclusive access to Sequencer
              More on Phasing
              Managing Objections within Component Phases
              Implement Component Phase Drain Time
              Implement Component Phase Domain Synchronization
              Implement User Defined Domain and Phases
              Implement UVM Phase Jumping
              Register Layer Abstraction (RAL)
              DUT Register Configuration Testbench Architecture
              Develop DUT Register Abstration (.ralf) File
              Use ralgen Utility to Create UVM Register Model Class Files
              Create UVM Register Adapter Class
              Develop and Execute Sequences Using UVM Register Models
              Use UVM Built-In Register Tests to Verify DUT Register Operation
              Enable RAL Functional Coverage
              Summary
              Review UVM Methodology
              Review Run-Time Command Line Debug Switche
            9. 。

            10. ? ?


            11. ?

            12. ?
              ?

            13. ?
              ?

            14. ? ?














            "



































            端海教育實驗設備
            android開發板
            linux_android開發板
            fpga圖像處理
            端海培訓實驗設備
            fpga培訓班
             
            本課程部分實驗室實景
            端海實驗室
            實驗室
            端海培訓優勢
             
              合作伙伴與授權機構



            Altera全球合作培訓機構



            諾基亞Symbian公司授權培訓中心


            Atmel公司全球戰略合作伙伴


            微軟全球嵌入式培訓合作伙伴


            英國ARM公司授權培訓中心


            ARM工具關鍵合作單位
              我們培訓過的企業客戶評價:
                端海的andriod 系統與應用培訓完全符合了我公司的要求,達到了我公司培訓的目的。 特別值得一提的是授課講師針對我們公司的開發的項目專門提供了一些很好程序的源代碼, 基本滿足了我們的項目要求。
            ——上海貝爾,李工
                端海培訓DSP2000的老師,上課思路清晰,口齒清楚,由淺入深,重點突出,培訓效果是不錯的,
            達到了我們想要的效果,希望繼續合作下去。
            ——中國電子科技集團技術部主任 馬工
                端海的FPGA 培訓很好地填補了高校FPGA培訓空白,不錯。總之,有利于學生的發展, 有利于教師的發展,有利于課程的發展,有利于社會的發展。
            ——上海電子學院,馮老師
                端海給我們公司提供的Dsp6000培訓,符合我們項目的開發要求,解決了很多困惑我 們很久的問題,與端海的合作非常愉快。
            ——公安部第三研究所,項目部負責人李先生
                MTK培訓-我在網上找了很久,就是找不到。在端海居然有MTK驅動的培訓,老師經驗 很豐富,知識面很廣。下一個還想培訓IPHONE蘋果手機。跟他們合作很愉快,老師很有人情味,態度很和藹。
            ——臺灣雙揚科技,研發處經理,楊先生
                端海對我們公司的iPhone培訓,實驗項目很多,確實學到了東西。受益無窮 啊!特別是對于那種正在開發項目的,確實是物超所值。
            ——臺灣歐澤科技,張工
                通過參加Symbian培訓,再做Symbian相關的項目感覺更加得心應手了,理 論加實踐的授課方式,很有針對性,非常的適合我們。學完之后,很輕松的就完成了我們的項目。
            ——IBM公司,沈經理
                有端海這樣的DSP開發培訓單位,是教育行業的財富,聽了他們的課,茅塞頓開。
            ——上海醫療器械高等學校,羅老師
              我們最新培訓過的企業客戶以及培訓的主要內容:
             

            一汽海馬汽車 DSP培訓
            蘇州金屬研究院 DSP培訓
            南京南瑞集團技術 FPGA培訓
            西安愛生技術集團 FPGA培訓,DSP培訓
            成都熊谷加世電氣 DSP培訓
            福斯賽諾分析儀器(蘇州) FPGA培訓
            南京國電工程 FPGA培訓
            北京環境特性研究所 達芬奇培訓
            中國科學院微系統與信息技術研究所 FPGA高級培訓
            重慶網視只能流技術開發 達芬奇培訓
            無錫力芯微電子股份 IC電磁兼容
            河北科學院研究所 FPGA培訓
            上海微小衛星工程中心 DSP培訓
            廣州航天航空 POWERPC培訓
            桂林航天工學院 DSP培訓
            江蘇五維電子科技 達芬奇培訓
            無錫步進電機自動控制技術 DSP培訓
            江門市安利電源工程 DSP培訓
            長江力偉股份 CADENCE 培訓
            愛普生科技(無錫 ) 數字模擬電路
            河南平高 電氣 DSP培訓
            中國航天員科研訓練中心 A/D仿真
            常州易控汽車電子 WINDOWS驅動培訓
            南通大學 DSP培訓
            上海集成電路研發中心 達芬奇培訓
            北京瑞志合眾科技 WINDOWS驅動培訓
            江蘇金智科技股份 FPGA高級培訓
            中國重工第710研究所 FPGA高級培訓
            蕪湖伯特利汽車安全系統 DSP培訓
            廈門中智能軟件技術 Android培訓
            上??坡囕v部件系統EMC培訓
            中國電子科技集團第五十研究所,軟件無線電培訓
            蘇州浩克系統科技 FPGA培訓
            上海申達自動防范系統 FPGA培訓
            四川長虹佳華信息 MTK培訓
            公安部第三研究所--FPGA初中高技術開發培訓以及DSP達芬奇芯片視頻、圖像處理技術培訓
            上海電子信息職業技術學院--FPGA高級開發技術培訓
            上海點逸網絡科技有限公司--3G手機ANDROID應用和系統開發技術培訓
            格科微電子有限公司--MTK應用(MMI)和驅動開發技術培訓
            南昌航空大學--fpga 高級開發技術培訓
            IBM 公司--3G手機ANDROID系統和應用技術開發培訓
            上海貝爾--3G手機ANDROID系統和應用技術開發培訓
            中國雙飛--Vxworks 應用和BSP開發技術培訓

             

            上海水務建設工程有限公司--Alter/Xilinx FPGA應用開發技術培訓
            恩法半導體科技--Allegro Candence PCB 仿真和信號完整性技術培訓
            中國計量學院--3G手機ANDROID應用和系統開發技術培訓
            冠捷科技--FPGA芯片設計技術培訓
            芬尼克茲節能設備--FPGA高級技術開發培訓
            川奇光電--3G手機ANDROID系統和應用技術開發培訓
            東華大學--Dsp6000系統開發技術培訓
            上海理工大學--FPGA高級開發技術培訓
            同濟大學--Dsp6000圖像/視頻處理技術培訓
            上海醫療器械高等??茖W校--Dsp6000圖像/視頻處理技術培訓
            中航工業無線電電子研究所--Vxworks 應用和BSP開發技術培訓
            北京交通大學--Powerpc開發技術培訓
            浙江理工大學--Dsp6000圖像/視頻處理技術培訓
            臺灣雙陽科技股份有限公司--MTK應用(MMI)和驅動開發技術培訓
            滾石移動--MTK應用(MMI)和驅動開發技術培訓
            冠捷半導體--Linux系統開發技術培訓
            奧波--CortexM3+uC/OS開發技術培訓
            迅時通信--WinCE應用與驅動開發技術培訓
            海鷹醫療電子系統--DSP6000圖像處理技術培訓
            博耀科技--Linux系統開發技術培訓
            華路時代信息技術--VxWorks BSP開發技術培訓
            臺灣歐澤科技--iPhone開發技術培訓
            寶康電子--Allegro Candence PCB 仿真和信號完整性技術培訓
            上海天能電子有限公司--Allegro Candence PCB 仿真和信號完整性技術培訓
            上海亨通光電科技有限公司--andriod應用和系統移植技術培訓
            上海智搜文化傳播有限公司--Symbian開發培訓
            先先信息科技有限公司--brew 手機開發技術培訓
            鼎捷集團--MTK應用(MMI)和驅動開發技術培訓
            傲然科技--MTK應用(MMI)和驅動開發技術培訓
            中軟國際--Linux系統開發技術培訓
            龍旗控股集團--MTK應用(MMI)和驅動開發技術培訓
            研祥智能股份有限公司--MTK應用(MMI)和驅動開發技術培訓
            羅氏診斷--Linux應用開發技術培訓
            西東控制集團--DSP2000應用技術及DSP2000在光伏并網發電中的應用與開發
            科大訊飛--MTK應用(MMI)和驅動開發技術培訓
            東北農業大學--IPHONE 蘋果應用開發技術培訓
            中國電子科技集團--Dsp2000系統和應用開發技術培訓
            中國船舶重工集團--Dsp2000系統開發技術培訓
            晶方半導體--FPGA初中高技術培訓
            肯特智能儀器有限公司--FPGA初中高技術培訓
            哈爾濱大學--IPHONE 蘋果應用開發技術培訓
            昆明電器科學研究所--Dsp2000系統開發技術
            奇瑞汽車股份--單片機應用開發技術培訓


             

             

             

              端海企業學院  
              備案號:備案號:滬ICP備08026168號-1 .(2024年07月24日)....................
            友情鏈接:Cadence培訓 ICEPAK培訓 EMC培訓 電磁兼容培訓 sas容培訓 羅克韋爾PLC培訓 歐姆龍PLC培訓 PLC培訓 三菱PLC培訓 西門子PLC培訓 dcs培訓 橫河dcs培訓 艾默生培訓 robot CAD培訓 eplan培訓 dcs培訓 電路板設計培訓 浙大dcs培訓 PCB設計培訓 adams培訓 fluent培訓系列課程 培訓機構課程短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班培訓 南京 NS3培訓 OpenGL培訓 FPGA培訓 PCIE培訓 MTK培訓 Cortex訓 Arduino培訓 單片機培訓 EMC培訓 信號完整性培訓 電源設計培訓 電機控制培訓 LabVIEW培訓 OPENCV培訓 集成電路培訓 UVM驗證培訓 VxWorks培訓 CST培訓 PLC培訓 Python培訓 ANSYS培訓 VB語言培訓 HFSS培訓 SAS培訓 Ansys培訓 短期培訓系列課程培訓機構 長期課程列表實踐課程高級課程學校培訓機構周末班 端海 教育 企業 學院 培訓課程 系列班 長期課程列表實踐課程高級課程學校培訓機構周末班 短期培訓系列課程培訓機構 端海教育企業學院培訓課程 系列班 軟件無線電培訓 FPGA電機控制培訓 Xilinx培訓 Simulink培訓 DSP培訓班 數字信號培訓 Ansys培訓 LUA培訓 單片機培訓班 PCB設計課程 PCB培訓 電源培訓 電路培訓 CST培訓 PLC課程 變頻器課程 Windows培訓 R語言培訓 Python培訓 5G培訓
            在線客服
            538在线视频二三区视视频